FINITE STATE MACHINE UNTUK PENGENDALI ELEVATOR BERBASIS FIELD PROGRAMMABLE GATE ARRAY
Intisari / Abstract
Paper ini membahas mengenai penggunaan diagram finite state machine (FSM) pada software ISE 9.2i yang digunakan dalam pembuatan pengendali elevator pada field programmable gate array (FPGA). State diagram merupakan salah satu fitur desain masukan yang terdapat pada software ISE. Proses desain masukan state diagram merupakan finite state machine yang terdiri dari masukan, keluaran dan state keadaan. State keadaan dapat berupa konkuren dan sekuensial yang diberlakukan dalam suatu state untuk eksekusi proses tertentu.
Teks Lengkap:
PDFReferensi
Jayawardana, H.P.A.P, Amarasekara, H.W.K.M., Peelikumbura, P.T.S., Jayathilaka, W.A.K.C., Abeyaratne, S.G., Dewasurendra, S.D., 2011, Design and Implementation of a Statechart Based Reconfigurable Elevator Controller, 6th IEEE International Conference on Industrial and Information Systems (ICIIS 2011), pp. 352-357.
Munoz, D. M., Llanos, C. H., Ayala-Rincon, M., van Els, R. H., 2008, FPGA Implementation of Dispatching Algorithms for Local Control of Elevator Systems, IEEE International Symposium on Industrial Electronics (ISIE 2008).
Wibowo, F. W., 2010, Mergesort dalam Tingkat Register Transfer Logic Berbasis Field Programmable Gate Array, Jurnal Ilmiah DASI, Vol. 11 No. 4, pp. 33-47.
Wibowo, F. W., 2011, System on Chip untuk Mesin Pengepkan Barang Berbasis FPGA, Prosiding Seminar Teknik Informatika (STI 2011), pp. B-52-B-59.
Wibowo, F. W., 2011, Interoperability of Reconfiguring System on FPGA Using a Design Entry of Hardware Description Language, Proceedings of International Conference on Advances in Computing, Control, and Telecommunication Technologies 2011, pp. 79-83.
Refbacks
- Saat ini tidak ada refbacks.